1699 lines
233 KiB
Text
1699 lines
233 KiB
Text
Fitter report for myArkanoid
|
||
Mon May 21 19:54:33 2012
|
||
Quartus II Version 9.1 Build 222 10/21/2009 SJ Full Version
|
||
|
||
|
||
---------------------
|
||
; Table of Contents ;
|
||
---------------------
|
||
1. Legal Notice
|
||
2. Fitter Summary
|
||
3. Fitter Settings
|
||
4. Parallel Compilation
|
||
5. Incremental Compilation Preservation Summary
|
||
6. Incremental Compilation Partition Settings
|
||
7. Incremental Compilation Placement Preservation
|
||
8. Pin-Out File
|
||
9. Fitter Resource Usage Summary
|
||
10. Input Pins
|
||
11. Output Pins
|
||
12. I/O Bank Usage
|
||
13. All Package Pins
|
||
14. Output Pin Default Load For Reported TCO
|
||
15. Fitter Resource Utilization by Entity
|
||
16. Delay Chain Summary
|
||
17. Pad To Core Delay Chain Fanout
|
||
18. Control Signals
|
||
19. Global & Other Fast Signals
|
||
20. Non-Global High Fan-Out Signals
|
||
21. Interconnect Usage Summary
|
||
22. LAB Logic Elements
|
||
23. LAB-wide Signals
|
||
24. LAB Signals Sourced
|
||
25. LAB Signals Sourced Out
|
||
26. LAB Distinct Inputs
|
||
27. Fitter Device Options
|
||
28. Operating Settings and Conditions
|
||
29. Estimated Delay Added for Hold Timing
|
||
30. Fitter Messages
|
||
31. Fitter Suppressed Messages
|
||
|
||
|
||
|
||
----------------
|
||
; Legal Notice ;
|
||
----------------
|
||
Copyright (C) 1991-2009 Altera Corporation
|
||
Your use of Altera Corporation's design tools, logic functions
|
||
and other software and tools, and its AMPP partner logic
|
||
functions, and any output files from any of the foregoing
|
||
(including device programming or simulation files), and any
|
||
associated documentation or information are expressly subject
|
||
to the terms and conditions of the Altera Program License
|
||
Subscription Agreement, Altera MegaCore Function License
|
||
Agreement, or other applicable license agreement, including,
|
||
without limitation, that your use is for the sole purpose of
|
||
programming logic devices manufactured by Altera and sold by
|
||
Altera or its authorized distributors. Please refer to the
|
||
applicable agreement for further details.
|
||
|
||
|
||
|
||
+-------------------------------------------------------------------------------+
|
||
; Fitter Summary ;
|
||
+------------------------------------+------------------------------------------+
|
||
; Fitter Status ; Successful - Mon May 21 19:54:32 2012 ;
|
||
; Quartus II Version ; 9.1 Build 222 10/21/2009 SJ Full Version ;
|
||
; Revision Name ; myArkanoid ;
|
||
; Top-level Entity Name ; TotalScheme ;
|
||
; Family ; Cyclone II ;
|
||
; Device ; EP2C20F484C7 ;
|
||
; Timing Models ; Final ;
|
||
; Total logic elements ; 1,806 / 18,752 ( 10 % ) ;
|
||
; Total combinational functions ; 1,793 / 18,752 ( 10 % ) ;
|
||
; Dedicated logic registers ; 151 / 18,752 ( < 1 % ) ;
|
||
; Total registers ; 151 ;
|
||
; Total pins ; 55 / 315 ( 17 % ) ;
|
||
; Total virtual pins ; 0 ;
|
||
; Total memory bits ; 0 / 239,616 ( 0 % ) ;
|
||
; Embedded Multiplier 9-bit elements ; 0 / 52 ( 0 % ) ;
|
||
; Total PLLs ; 0 / 4 ( 0 % ) ;
|
||
+------------------------------------+------------------------------------------+
|
||
|
||
|
||
+----------------------------------------------------------------------------------------------------------------------------------------------+
|
||
; Fitter Settings ;
|
||
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
|
||
; Option ; Setting ; Default Value ;
|
||
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
|
||
; Device ; EP2C20F484C7 ; ;
|
||
; Minimum Core Junction Temperature ; 0 ; ;
|
||
; Maximum Core Junction Temperature ; 85 ; ;
|
||
; Fit Attempts to Skip ; 0 ; 0.0 ;
|
||
; Use smart compilation ; Off ; Off ;
|
||
; Enable parallel Assembler and TimeQuest Timing Analyzer during compilation ; On ; On ;
|
||
; Enable compact report table ; Off ; Off ;
|
||
; Use TimeQuest Timing Analyzer ; Off ; Off ;
|
||
; Router Timing Optimization Level ; Normal ; Normal ;
|
||
; Placement Effort Multiplier ; 1.0 ; 1.0 ;
|
||
; Router Effort Multiplier ; 1.0 ; 1.0 ;
|
||
; Always Enable Input Buffers ; Off ; Off ;
|
||
; Optimize Hold Timing ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
|
||
; Optimize Multi-Corner Timing ; Off ; Off ;
|
||
; PowerPlay Power Optimization ; Normal compilation ; Normal compilation ;
|
||
; Optimize Timing ; Normal compilation ; Normal compilation ;
|
||
; Optimize Timing for ECOs ; Off ; Off ;
|
||
; Regenerate full fit report during ECO compiles ; Off ; Off ;
|
||
; Optimize IOC Register Placement for Timing ; On ; On ;
|
||
; Limit to One Fitting Attempt ; Off ; Off ;
|
||
; Final Placement Optimizations ; Automatically ; Automatically ;
|
||
; Fitter Aggressive Routability Optimizations ; Automatically ; Automatically ;
|
||
; Fitter Initial Placement Seed ; 1 ; 1 ;
|
||
; PCI I/O ; Off ; Off ;
|
||
; Weak Pull-Up Resistor ; Off ; Off ;
|
||
; Enable Bus-Hold Circuitry ; Off ; Off ;
|
||
; Auto Global Memory Control Signals ; Off ; Off ;
|
||
; Auto Packed Registers ; Auto ; Auto ;
|
||
; Auto Delay Chains ; On ; On ;
|
||
; Auto Merge PLLs ; On ; On ;
|
||
; Ignore PLL Mode When Merging PLLs ; Off ; Off ;
|
||
; Perform Physical Synthesis for Combinational Logic for Fitting ; Off ; Off ;
|
||
; Perform Physical Synthesis for Combinational Logic for Performance ; Off ; Off ;
|
||
; Perform Register Duplication for Performance ; Off ; Off ;
|
||
; Perform Logic to Memory Mapping for Fitting ; Off ; Off ;
|
||
; Perform Register Retiming for Performance ; Off ; Off ;
|
||
; Perform Asynchronous Signal Pipelining ; Off ; Off ;
|
||
; Fitter Effort ; Auto Fit ; Auto Fit ;
|
||
; Physical Synthesis Effort Level ; Normal ; Normal ;
|
||
; Auto Global Clock ; On ; On ;
|
||
; Auto Global Register Control Signals ; On ; On ;
|
||
; Stop After Congestion Map Generation ; Off ; Off ;
|
||
; Save Intermediate Fitting Results ; Off ; Off ;
|
||
; Force Fitter to Avoid Periphery Placement Warnings ; Off ; Off ;
|
||
; Use Best Effort Settings for Compilation ; Off ; Off ;
|
||
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
|
||
|
||
|
||
+------------------------------------------+
|
||
; Parallel Compilation ;
|
||
+----------------------------+-------------+
|
||
; Processors ; Number ;
|
||
+----------------------------+-------------+
|
||
; Number detected on machine ; 2 ;
|
||
; Maximum allowed ; 2 ;
|
||
; ; ;
|
||
; Average used ; 1.17 ;
|
||
; Maximum used ; 2 ;
|
||
; ; ;
|
||
; Usage by Processor ; % Time Used ;
|
||
; 1 processor ; 100.0% ;
|
||
; 2 processors ; 9.1% ;
|
||
+----------------------------+-------------+
|
||
|
||
|
||
+-----------------------------------------------+
|
||
; Incremental Compilation Preservation Summary ;
|
||
+-------------------------+---------------------+
|
||
; Type ; Value ;
|
||
+-------------------------+---------------------+
|
||
; Placement ; ;
|
||
; -- Requested ; 0 / 2004 ( 0.00 % ) ;
|
||
; -- Achieved ; 0 / 2004 ( 0.00 % ) ;
|
||
; ; ;
|
||
; Routing (by Connection) ; ;
|
||
; -- Requested ; 0 / 0 ( 0.00 % ) ;
|
||
; -- Achieved ; 0 / 0 ( 0.00 % ) ;
|
||
+-------------------------+---------------------+
|
||
|
||
|
||
+--------------------------------------------------------------------------------------------------------------------------------------------------+
|
||
; Incremental Compilation Partition Settings ;
|
||
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
|
||
; Partition Name ; Partition Type ; Netlist Type Used ; Preservation Level Used ; Netlist Type Requested ; Preservation Level Requested ; Contents ;
|
||
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
|
||
; Top ; User-created ; Source File ; N/A ; Source File ; N/A ; ;
|
||
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
|
||
|
||
|
||
+--------------------------------------------------------------------------------------------+
|
||
; Incremental Compilation Placement Preservation ;
|
||
+----------------+---------+-------------------+-------------------------+-------------------+
|
||
; Partition Name ; # Nodes ; # Preserved Nodes ; Preservation Level Used ; Netlist Type Used ;
|
||
+----------------+---------+-------------------+-------------------------+-------------------+
|
||
; Top ; 2004 ; 0 ; N/A ; Source File ;
|
||
+----------------+---------+-------------------+-------------------------+-------------------+
|
||
|
||
|
||
+--------------+
|
||
; Pin-Out File ;
|
||
+--------------+
|
||
The pin-out file can be found in C:/Users/ProGOLD/Desktop/<2F><><EFBFBD><EFBFBD><EFBFBD><EFBFBD><EFBFBD>/Altera DE1/Arkanoid/myArkanoid.pin.
|
||
|
||
|
||
+-------------------------------------------------------------------------------+
|
||
; Fitter Resource Usage Summary ;
|
||
+---------------------------------------------+---------------------------------+
|
||
; Resource ; Usage ;
|
||
+---------------------------------------------+---------------------------------+
|
||
; Total logic elements ; 1,806 / 18,752 ( 10 % ) ;
|
||
; -- Combinational with no register ; 1655 ;
|
||
; -- Register only ; 13 ;
|
||
; -- Combinational with a register ; 138 ;
|
||
; ; ;
|
||
; Logic element usage by number of LUT inputs ; ;
|
||
; -- 4 input functions ; 561 ;
|
||
; -- 3 input functions ; 452 ;
|
||
; -- <=2 input functions ; 780 ;
|
||
; -- Register only ; 13 ;
|
||
; ; ;
|
||
; Logic elements by mode ; ;
|
||
; -- normal mode ; 1147 ;
|
||
; -- arithmetic mode ; 646 ;
|
||
; ; ;
|
||
; Total registers* ; 151 / 19,649 ( < 1 % ) ;
|
||
; -- Dedicated logic registers ; 151 / 18,752 ( < 1 % ) ;
|
||
; -- I/O registers ; 0 / 897 ( 0 % ) ;
|
||
; ; ;
|
||
; Total LABs: partially or completely used ; 135 / 1,172 ( 12 % ) ;
|
||
; User inserted logic elements ; 0 ;
|
||
; Virtual pins ; 0 ;
|
||
; I/O pins ; 55 / 315 ( 17 % ) ;
|
||
; -- Clock pins ; 1 / 8 ( 13 % ) ;
|
||
; Global signals ; 1 ;
|
||
; M4Ks ; 0 / 52 ( 0 % ) ;
|
||
; Total block memory bits ; 0 / 239,616 ( 0 % ) ;
|
||
; Total block memory implementation bits ; 0 / 239,616 ( 0 % ) ;
|
||
; Embedded Multiplier 9-bit elements ; 0 / 52 ( 0 % ) ;
|
||
; PLLs ; 0 / 4 ( 0 % ) ;
|
||
; Global clocks ; 1 / 16 ( 6 % ) ;
|
||
; JTAGs ; 0 / 1 ( 0 % ) ;
|
||
; ASMI blocks ; 0 / 1 ( 0 % ) ;
|
||
; CRC blocks ; 0 / 1 ( 0 % ) ;
|
||
; Average interconnect usage (total/H/V) ; 2% / 2% / 2% ;
|
||
; Peak interconnect usage (total/H/V) ; 10% / 9% / 11% ;
|
||
; Maximum fan-out node ; Arkanoid:inst|clk25MHz_~clkctrl ;
|
||
; Maximum fan-out ; 150 ;
|
||
; Highest non-global fan-out signal ; Arkanoid:inst|Add8~60 ;
|
||
; Highest non-global fan-out ; 36 ;
|
||
; Total fan-out ; 5404 ;
|
||
; Average fan-out ; 2.69 ;
|
||
+---------------------------------------------+---------------------------------+
|
||
* Register count does not include registers inside RAM blocks or DSP blocks.
|
||
|
||
|
||
|
||
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
|
||
; Input Pins ;
|
||
+-----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
|
||
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
|
||
+-----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
|
||
; button1 ; T21 ; 6 ; 50 ; 9 ; 1 ; 5 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
|
||
; button2 ; T22 ; 6 ; 50 ; 9 ; 0 ; 36 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
|
||
; button3 ; R21 ; 6 ; 50 ; 10 ; 2 ; 5 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
|
||
; button4 ; R22 ; 6 ; 50 ; 10 ; 1 ; 36 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
|
||
; clk_50MHz ; L1 ; 2 ; 0 ; 13 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
|
||
+-----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
|
||
|
||
|
||
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
|
||
; Output Pins ;
|
||
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
|
||
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
|
||
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
|
||
; blue[0] ; A9 ; 3 ; 15 ; 27 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; blue[1] ; D11 ; 3 ; 22 ; 27 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; blue[2] ; A10 ; 3 ; 20 ; 27 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; blue[3] ; B10 ; 3 ; 20 ; 27 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; green[0] ; B8 ; 3 ; 13 ; 27 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; green[1] ; C10 ; 3 ; 18 ; 27 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; green[2] ; B9 ; 3 ; 15 ; 27 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; green[3] ; A8 ; 3 ; 13 ; 27 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; h_sync ; A11 ; 3 ; 22 ; 27 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led1[0] ; J2 ; 2 ; 0 ; 18 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led1[1] ; J1 ; 2 ; 0 ; 18 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led1[2] ; H2 ; 2 ; 0 ; 19 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led1[3] ; H1 ; 2 ; 0 ; 19 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led1[4] ; F2 ; 2 ; 0 ; 20 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led1[5] ; F1 ; 2 ; 0 ; 20 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led1[6] ; E2 ; 2 ; 0 ; 20 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led2[0] ; E1 ; 2 ; 0 ; 20 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led2[1] ; H6 ; 2 ; 0 ; 21 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led2[2] ; H5 ; 2 ; 0 ; 21 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led2[3] ; H4 ; 2 ; 0 ; 21 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led2[4] ; G3 ; 2 ; 0 ; 21 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led2[5] ; D2 ; 2 ; 0 ; 22 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led2[6] ; D1 ; 2 ; 0 ; 22 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led3[0] ; G5 ; 2 ; 0 ; 22 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led3[1] ; G6 ; 2 ; 0 ; 23 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led3[2] ; C2 ; 2 ; 0 ; 23 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led3[3] ; C1 ; 2 ; 0 ; 23 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led3[4] ; E3 ; 2 ; 0 ; 24 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led3[5] ; E4 ; 2 ; 0 ; 24 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led3[6] ; D3 ; 2 ; 0 ; 25 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led4[0] ; F4 ; 2 ; 0 ; 23 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led4[1] ; D5 ; 2 ; 0 ; 24 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led4[2] ; D6 ; 2 ; 0 ; 24 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led4[3] ; J4 ; 2 ; 0 ; 18 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led4[4] ; L8 ; 2 ; 0 ; 19 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led4[5] ; F3 ; 2 ; 0 ; 22 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led4[6] ; D4 ; 2 ; 0 ; 25 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led[0] ; U22 ; 6 ; 50 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led[1] ; U21 ; 6 ; 50 ; 7 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led[2] ; V22 ; 6 ; 50 ; 7 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led[3] ; V21 ; 6 ; 50 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led[4] ; W22 ; 6 ; 50 ; 5 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led[5] ; W21 ; 6 ; 50 ; 4 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led[6] ; Y22 ; 6 ; 50 ; 6 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; led[7] ; Y21 ; 6 ; 50 ; 6 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; red[0] ; D9 ; 3 ; 13 ; 27 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; red[1] ; C9 ; 3 ; 9 ; 27 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; red[2] ; A7 ; 3 ; 11 ; 27 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; red[3] ; B7 ; 3 ; 11 ; 27 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
; v_sync ; B11 ; 3 ; 22 ; 27 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
|
||
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
|
||
|
||
|
||
+------------------------------------------------------------+
|
||
; I/O Bank Usage ;
|
||
+----------+------------------+---------------+--------------+
|
||
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
|
||
+----------+------------------+---------------+--------------+
|
||
; 1 ; 0 / 41 ( 0 % ) ; 3.3V ; -- ;
|
||
; 2 ; 31 / 33 ( 94 % ) ; 3.3V ; -- ;
|
||
; 3 ; 14 / 43 ( 33 % ) ; 3.3V ; -- ;
|
||
; 4 ; 0 / 40 ( 0 % ) ; 3.3V ; -- ;
|
||
; 5 ; 0 / 39 ( 0 % ) ; 3.3V ; -- ;
|
||
; 6 ; 13 / 36 ( 36 % ) ; 3.3V ; -- ;
|
||
; 7 ; 0 / 40 ( 0 % ) ; 3.3V ; -- ;
|
||
; 8 ; 0 / 43 ( 0 % ) ; 3.3V ; -- ;
|
||
+----------+------------------+---------------+--------------+
|
||
|
||
|
||
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
|
||
; All Package Pins ;
|
||
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
|
||
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
|
||
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
|
||
; A1 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; A2 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; A3 ; 325 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A4 ; 324 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A5 ; 322 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A6 ; 320 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A7 ; 306 ; 3 ; red[2] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; A8 ; 304 ; 3 ; green[3] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; A9 ; 298 ; 3 ; blue[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; A10 ; 293 ; 3 ; blue[2] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; A11 ; 287 ; 3 ; h_sync ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; A12 ; 283 ; 4 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
|
||
; A13 ; 281 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A14 ; 279 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A15 ; 273 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A16 ; 271 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A17 ; 265 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A18 ; 251 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A19 ; 249 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A20 ; 247 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; A21 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; A22 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; AA1 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; AA2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; AA3 ; 82 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA4 ; 85 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA5 ; 89 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA6 ; 97 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA7 ; 103 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA8 ; 111 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA9 ; 114 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA10 ; 120 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA11 ; 122 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA12 ; 128 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA13 ; 130 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA14 ; 136 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA15 ; 138 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA16 ; 140 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA17 ; 144 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA18 ; 153 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA19 ; 162 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA20 ; 164 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AA21 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; AA22 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; AB1 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; AB2 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; AB3 ; 83 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB4 ; 84 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB5 ; 88 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB6 ; 96 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB7 ; 102 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB8 ; 110 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB9 ; 113 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB10 ; 119 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB11 ; 121 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB12 ; 127 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB13 ; 129 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB14 ; 135 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB15 ; 137 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB16 ; 139 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB17 ; 143 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB18 ; 152 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB19 ; 161 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB20 ; 163 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; AB21 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; AB22 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; B1 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; B2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; B3 ; 326 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B4 ; 323 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B5 ; 321 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B6 ; 319 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B7 ; 305 ; 3 ; red[3] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; B8 ; 303 ; 3 ; green[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; B9 ; 297 ; 3 ; green[2] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; B10 ; 292 ; 3 ; blue[3] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; B11 ; 286 ; 3 ; v_sync ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; B12 ; 282 ; 4 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
|
||
; B13 ; 280 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B14 ; 278 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B15 ; 272 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B16 ; 270 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B17 ; 264 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B18 ; 250 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B19 ; 248 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B20 ; 246 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; B21 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; B22 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; C1 ; 8 ; 2 ; led3[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; C2 ; 9 ; 2 ; led3[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; C3 ; 1 ; 2 ; ~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; On ;
|
||
; C4 ; 0 ; 2 ; ~ASDO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; On ;
|
||
; C5 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; C6 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; C7 ; 315 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; C8 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; C9 ; 310 ; 3 ; red[1] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; C10 ; 296 ; 3 ; green[1] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; C11 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; C12 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; C13 ; 275 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; C14 ; 260 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; C15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; C16 ; 254 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; C17 ; 245 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; C18 ; 244 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; C19 ; 238 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; C20 ; 239 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; C21 ; 236 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; C22 ; 237 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; D1 ; 14 ; 2 ; led2[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; D2 ; 15 ; 2 ; led2[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; D3 ; 2 ; 2 ; led3[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; D4 ; 3 ; 2 ; led4[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; D5 ; 4 ; 2 ; led4[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; D6 ; 5 ; 2 ; led4[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; D7 ; 311 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; D8 ; 309 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; D9 ; 302 ; 3 ; red[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; D10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; D11 ; 289 ; 3 ; blue[1] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
||
; D12 ; 284 ; 3 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
|
||
; D13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; D14 ; 267 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; D15 ; 259 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; D16 ; 255 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; D17 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; D18 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; D19 ; 240 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; D20 ; 241 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; D21 ; 229 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; D22 ; 230 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; E1 ; 20 ; 2 ; led2[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; E2 ; 21 ; 2 ; led1[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; E3 ; 6 ; 2 ; led3[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; E4 ; 7 ; 2 ; led3[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; E5 ; ; ; VCCD_PLL3 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; E6 ; ; ; VCCA_PLL3 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; E7 ; 316 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; E8 ; 308 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; E9 ; 301 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; E10 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; E11 ; 288 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; E12 ; 285 ; 3 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
|
||
; E13 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; E14 ; 266 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; E15 ; 256 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; E16 ; ; ; GNDA_PLL2 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; E17 ; ; ; GND_PLL2 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; E18 ; 243 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; E19 ; 242 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; E20 ; 234 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; E21 ; 227 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; E22 ; 228 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; F1 ; 22 ; 2 ; led1[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; F2 ; 23 ; 2 ; led1[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; F3 ; 13 ; 2 ; led4[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; F4 ; 10 ; 2 ; led4[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; F5 ; ; ; GND_PLL3 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; F6 ; ; ; GND_PLL3 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; F7 ; ; ; GNDA_PLL3 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; F8 ; 312 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; F9 ; 307 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; F10 ; 295 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; F11 ; 294 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; F12 ; 276 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; F13 ; 269 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; F14 ; 268 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; F15 ; 262 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; F16 ; ; ; VCCA_PLL2 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; F17 ; ; ; VCCD_PLL2 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; F18 ; ; ; GND_PLL2 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; F19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; F20 ; 235 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; F21 ; 223 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; F22 ; 224 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; G1 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; G2 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; G3 ; 16 ; 2 ; led2[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; G4 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; G5 ; 12 ; 2 ; led3[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; G6 ; 11 ; 2 ; led3[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; G7 ; 317 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; G8 ; 313 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; G9 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; G10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; G11 ; 291 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; G12 ; 277 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; G13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; G14 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; G15 ; 261 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; G16 ; 252 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; G17 ; 231 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; G18 ; 232 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; G19 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; G20 ; 233 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; G21 ; 221 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; G22 ; 222 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; H1 ; 24 ; 2 ; led1[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; H2 ; 25 ; 2 ; led1[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; H3 ; 27 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; H4 ; 17 ; 2 ; led2[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; H5 ; 18 ; 2 ; led2[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; H6 ; 19 ; 2 ; led2[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; H7 ; 318 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; H8 ; 314 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; H9 ; 300 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; H10 ; 299 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; H11 ; 290 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; H12 ; 274 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; H13 ; 263 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; H14 ; 257 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; H15 ; 253 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; H16 ; 219 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; H17 ; 226 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; H18 ; 225 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; H19 ; 214 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; H20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; H21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; H22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; J1 ; 29 ; 2 ; led1[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; J2 ; 30 ; 2 ; led1[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; J3 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; J4 ; 28 ; 2 ; led4[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; J5 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; J6 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; J7 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; J8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; J9 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; J10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; J11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; J12 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; J13 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; J14 ; 258 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; J15 ; 220 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; J16 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; J17 ; 218 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; J18 ; 217 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; J19 ; 216 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; J20 ; 213 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; J21 ; 211 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; J22 ; 212 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; K1 ; 37 ; 2 ; ^nCE ; ; ; ; -- ; ; -- ; -- ;
|
||
; K2 ; 32 ; 2 ; #TCK ; input ; ; ; -- ; ; -- ; -- ;
|
||
; K3 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; K4 ; 36 ; 2 ; ^DATA0 ; input ; ; ; -- ; ; -- ; -- ;
|
||
; K5 ; 31 ; 2 ; #TDI ; input ; ; ; -- ; ; -- ; -- ;
|
||
; K6 ; 33 ; 2 ; #TMS ; input ; ; ; -- ; ; -- ; -- ;
|
||
; K7 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; K8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; K9 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; K10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; K11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; K12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; K13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; K14 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; K15 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; K16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; K17 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; K18 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; K19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; K20 ; 215 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; K21 ; 209 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; K22 ; 210 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; L1 ; 38 ; 2 ; clk_50MHz ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; L2 ; 39 ; 2 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
|
||
; L3 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; L4 ; 40 ; 2 ; ^nCONFIG ; ; ; ; -- ; ; -- ; -- ;
|
||
; L5 ; 34 ; 2 ; #TDO ; output ; ; ; -- ; ; -- ; -- ;
|
||
; L6 ; 35 ; 2 ; ^DCLK ; ; ; ; -- ; ; -- ; -- ;
|
||
; L7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; L8 ; 26 ; 2 ; led4[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; L9 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; L10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; L11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; L12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; L13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; L14 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; L15 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; L16 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; L17 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; L18 ; 208 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; L19 ; 207 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; L20 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; L21 ; 205 ; 5 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
|
||
; L22 ; 206 ; 5 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
|
||
; M1 ; 41 ; 1 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
|
||
; M2 ; 42 ; 1 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
|
||
; M3 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; M4 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; M5 ; 43 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; M6 ; 44 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; M7 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; M8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; M9 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; M10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; M11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; M12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; M13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; M14 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; M15 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; M16 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; M17 ; 198 ; 6 ; ^MSEL0 ; ; ; ; -- ; ; -- ; -- ;
|
||
; M18 ; 202 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; M19 ; 201 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; M20 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; M21 ; 203 ; 6 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
|
||
; M22 ; 204 ; 6 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
|
||
; N1 ; 45 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; N2 ; 46 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; N3 ; 51 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; N4 ; 52 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; N5 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; N6 ; 49 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; N7 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; N8 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; N9 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; N10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; N11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; N12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; N13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; N14 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; N15 ; 194 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; N16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; N17 ; 197 ; 6 ; ^MSEL1 ; ; ; ; -- ; ; -- ; -- ;
|
||
; N18 ; 196 ; 6 ; ^CONF_DONE ; ; ; ; -- ; ; -- ; -- ;
|
||
; N19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; N20 ; 195 ; 6 ; ^nSTATUS ; ; ; ; -- ; ; -- ; -- ;
|
||
; N21 ; 199 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; N22 ; 200 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; P1 ; 47 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; P2 ; 48 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; P3 ; 50 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; P4 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; P5 ; 55 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; P6 ; 56 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; P7 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; P8 ; 95 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; P9 ; 94 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; P10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; P11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; P12 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; P13 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; P14 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; P15 ; 193 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; P16 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; P17 ; 186 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; P18 ; 187 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; P19 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; P20 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; P21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; P22 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; R1 ; 57 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; R2 ; 58 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; R3 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; R4 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; R5 ; 63 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; R6 ; 64 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; R7 ; 54 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; R8 ; 53 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; R9 ; 109 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; R10 ; 108 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; R11 ; 116 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; R12 ; 134 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; R13 ; 145 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; R14 ; 150 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; R15 ; 151 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; R16 ; 155 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; R17 ; 177 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; R18 ; 184 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; R19 ; 185 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; R20 ; 192 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; R21 ; 190 ; 6 ; button3 ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; R22 ; 191 ; 6 ; button4 ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; T1 ; 59 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; T2 ; 60 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; T3 ; 69 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; T4 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; T5 ; 67 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; T6 ; 68 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; T7 ; 91 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; T8 ; 90 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; T9 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; T10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; T11 ; 115 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; T12 ; 131 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; T13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; T14 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; T15 ; 147 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; T16 ; 156 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; T17 ; ; ; GND_PLL4 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; T18 ; 171 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; T19 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; T20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; T21 ; 188 ; 6 ; button1 ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; T22 ; 189 ; 6 ; button2 ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; U1 ; 61 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; U2 ; 62 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; U3 ; 70 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; U4 ; 80 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; U5 ; ; ; GND_PLL1 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; U6 ; ; ; VCCD_PLL1 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; U7 ; ; ; VCCA_PLL1 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; U8 ; 92 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; U9 ; 106 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; U10 ; 107 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; U11 ; 123 ; 8 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
|
||
; U12 ; 124 ; 8 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
|
||
; U13 ; 132 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; U14 ; 146 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; U15 ; 157 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; U16 ; ; ; VCCA_PLL4 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; U17 ; ; ; VCCD_PLL4 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
|
||
; U18 ; 170 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; U19 ; 172 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; U20 ; 176 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; U21 ; 182 ; 6 ; led[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; U22 ; 183 ; 6 ; led[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; V1 ; 65 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; V2 ; 66 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; V3 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; V4 ; 81 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; V5 ; ; ; GND_PLL1 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; V6 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; V7 ; ; ; GNDA_PLL1 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; V8 ; 98 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; V9 ; 101 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; V10 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; V11 ; 118 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; V12 ; 126 ; 7 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
|
||
; V13 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; V14 ; 142 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; V15 ; 158 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; V16 ; ; ; GNDA_PLL4 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; V17 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; V18 ; ; ; GND_PLL4 ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; V19 ; 166 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; V20 ; 173 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; V21 ; 180 ; 6 ; led[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; V22 ; 181 ; 6 ; led[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; W1 ; 71 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; W2 ; 72 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; W3 ; 75 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; W4 ; 76 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; W5 ; 79 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; W6 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; W7 ; 99 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; W8 ; 100 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; W9 ; 105 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; W10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; W11 ; 117 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; W12 ; 125 ; 7 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
|
||
; W13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; W14 ; 141 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; W15 ; 149 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; W16 ; 160 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; W17 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; W18 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
|
||
; W19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; W20 ; 167 ; 6 ; ~LVDS91p/nCEO~ ; output ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ;
|
||
; W21 ; 174 ; 6 ; led[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; W22 ; 175 ; 6 ; led[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; Y1 ; 73 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; Y2 ; 74 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; Y3 ; 77 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; Y4 ; 78 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; Y5 ; 86 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; Y6 ; 87 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; Y7 ; 93 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; Y8 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; Y9 ; 104 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; Y10 ; 112 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; Y11 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; Y12 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
||
; Y13 ; 133 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; Y14 ; 148 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; Y15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
|
||
; Y16 ; 154 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; Y17 ; 159 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
||
; Y18 ; 165 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; Y19 ; 168 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; Y20 ; 169 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
||
; Y21 ; 178 ; 6 ; led[7] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
; Y22 ; 179 ; 6 ; led[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
|
||
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
|
||
Note: Pin directions (input, output or bidir) are based on device operating in user mode.
|
||
|
||
|
||
+-------------------------------------------------------------------------------+
|
||
; Output Pin Default Load For Reported TCO ;
|
||
+----------------------------------+-------+------------------------------------+
|
||
; I/O Standard ; Load ; Termination Resistance ;
|
||
+----------------------------------+-------+------------------------------------+
|
||
; 3.3-V LVTTL ; 0 pF ; Not Available ;
|
||
; 3.3-V LVCMOS ; 0 pF ; Not Available ;
|
||
; 2.5 V ; 0 pF ; Not Available ;
|
||
; 1.8 V ; 0 pF ; Not Available ;
|
||
; 1.5 V ; 0 pF ; Not Available ;
|
||
; 3.3-V PCI ; 10 pF ; 25 Ohm (Parallel) ;
|
||
; 3.3-V PCI-X ; 10 pF ; 25 Ohm (Parallel) ;
|
||
; SSTL-2 Class I ; 0 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
|
||
; SSTL-2 Class II ; 0 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
|
||
; SSTL-18 Class I ; 0 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
|
||
; SSTL-18 Class II ; 0 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
|
||
; 1.5-V HSTL Class I ; 0 pF ; 50 Ohm (Parallel) ;
|
||
; 1.5-V HSTL Class II ; 0 pF ; 25 Ohm (Parallel) ;
|
||
; 1.8-V HSTL Class I ; 0 pF ; 50 Ohm (Parallel) ;
|
||
; 1.8-V HSTL Class II ; 0 pF ; 25 Ohm (Parallel) ;
|
||
; Differential SSTL-2 ; 0 pF ; (See SSTL-2) ;
|
||
; Differential 2.5-V SSTL Class II ; 0 pF ; (See SSTL-2 Class II) ;
|
||
; Differential 1.8-V SSTL Class I ; 0 pF ; (See 1.8-V SSTL Class I) ;
|
||
; Differential 1.8-V SSTL Class II ; 0 pF ; (See 1.8-V SSTL Class II) ;
|
||
; Differential 1.5-V HSTL Class I ; 0 pF ; (See 1.5-V HSTL Class I) ;
|
||
; Differential 1.5-V HSTL Class II ; 0 pF ; (See 1.5-V HSTL Class II) ;
|
||
; Differential 1.8-V HSTL Class I ; 0 pF ; (See 1.8-V HSTL Class I) ;
|
||
; Differential 1.8-V HSTL Class II ; 0 pF ; (See 1.8-V HSTL Class II) ;
|
||
; LVDS ; 0 pF ; 100 Ohm (Differential) ;
|
||
; mini-LVDS ; 0 pF ; 100 Ohm (Differential) ;
|
||
; RSDS ; 0 pF ; 100 Ohm (Differential) ;
|
||
; Simple RSDS ; 0 pF ; Not Available ;
|
||
; Differential LVPECL ; 0 pF ; 100 Ohm (Differential) ;
|
||
+----------------------------------+-------+------------------------------------+
|
||
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
|
||
|
||
|
||
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
|
||
; Fitter Resource Utilization by Entity ;
|
||
+------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+-------------------------------------------------------------------------------------------------------------------------+--------------+
|
||
; Compilation Hierarchy Node ; Logic Cells ; Dedicated Logic Registers ; I/O Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name ; Library Name ;
|
||
+------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+-------------------------------------------------------------------------------------------------------------------------+--------------+
|
||
; |TotalScheme ; 1806 (0) ; 151 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 55 ; 0 ; 1655 (0) ; 13 (0) ; 138 (0) ; |TotalScheme ; work ;
|
||
; |Arkanoid:inst| ; 1806 (779) ; 151 (151) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1655 (628) ; 13 (13) ; 138 (137) ; |TotalScheme|Arkanoid:inst ; ;
|
||
; |lpm_divide:Div0| ; 475 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 475 (0) ; 0 (0) ; 0 (0) ; |TotalScheme|Arkanoid:inst|lpm_divide:Div0 ; ;
|
||
; |lpm_divide_8so:auto_generated| ; 475 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 475 (0) ; 0 (0) ; 0 (0) ; |TotalScheme|Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated ; ;
|
||
; |abs_divider_lbg:divider| ; 475 (10) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 475 (10) ; 0 (0) ; 0 (0) ; |TotalScheme|Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider ; ;
|
||
; |alt_u_div_m2f:divider| ; 433 (433) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 433 (433) ; 0 (0) ; 0 (0) ; |TotalScheme|Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider ; ;
|
||
; |lpm_abs_0s9:my_abs_num| ; 32 (32) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 32 (32) ; 0 (0) ; 0 (0) ; |TotalScheme|Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num ; ;
|
||
; |lpm_divide:Div1| ; 553 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 552 (0) ; 0 (0) ; 1 (0) ; |TotalScheme|Arkanoid:inst|lpm_divide:Div1 ; ;
|
||
; |lpm_divide_8so:auto_generated| ; 553 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 552 (0) ; 0 (0) ; 1 (0) ; |TotalScheme|Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated ; ;
|
||
; |abs_divider_lbg:divider| ; 553 (10) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 552 (10) ; 0 (0) ; 1 (0) ; |TotalScheme|Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider ; ;
|
||
; |alt_u_div_m2f:divider| ; 511 (511) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 511 (511) ; 0 (0) ; 0 (0) ; |TotalScheme|Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider ; ;
|
||
; |lpm_abs_0s9:my_abs_num| ; 32 (32) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 31 (31) ; 0 (0) ; 1 (1) ; |TotalScheme|Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num ; ;
|
||
+------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+-------------------------------------------------------------------------------------------------------------------------+--------------+
|
||
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
|
||
|
||
|
||
+------------------------------------------------------------------------------------+
|
||
; Delay Chain Summary ;
|
||
+-----------+----------+---------------+---------------+-----------------------+-----+
|
||
; Name ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
|
||
+-----------+----------+---------------+---------------+-----------------------+-----+
|
||
; h_sync ; Output ; -- ; -- ; -- ; -- ;
|
||
; v_sync ; Output ; -- ; -- ; -- ; -- ;
|
||
; blue[3] ; Output ; -- ; -- ; -- ; -- ;
|
||
; blue[2] ; Output ; -- ; -- ; -- ; -- ;
|
||
; blue[1] ; Output ; -- ; -- ; -- ; -- ;
|
||
; blue[0] ; Output ; -- ; -- ; -- ; -- ;
|
||
; green[3] ; Output ; -- ; -- ; -- ; -- ;
|
||
; green[2] ; Output ; -- ; -- ; -- ; -- ;
|
||
; green[1] ; Output ; -- ; -- ; -- ; -- ;
|
||
; green[0] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led[7] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led[6] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led[5] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led[4] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led[3] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led[2] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led[1] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led[0] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led1[6] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led1[5] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led1[4] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led1[3] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led1[2] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led1[1] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led1[0] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led2[6] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led2[5] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led2[4] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led2[3] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led2[2] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led2[1] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led2[0] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led3[6] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led3[5] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led3[4] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led3[3] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led3[2] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led3[1] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led3[0] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led4[6] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led4[5] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led4[4] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led4[3] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led4[2] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led4[1] ; Output ; -- ; -- ; -- ; -- ;
|
||
; led4[0] ; Output ; -- ; -- ; -- ; -- ;
|
||
; red[3] ; Output ; -- ; -- ; -- ; -- ;
|
||
; red[2] ; Output ; -- ; -- ; -- ; -- ;
|
||
; red[1] ; Output ; -- ; -- ; -- ; -- ;
|
||
; red[0] ; Output ; -- ; -- ; -- ; -- ;
|
||
; button3 ; Input ; (6) 4358 ps ; (6) 4358 ps ; -- ; -- ;
|
||
; button4 ; Input ; (6) 4358 ps ; (6) 4358 ps ; -- ; -- ;
|
||
; button1 ; Input ; (6) 4358 ps ; (6) 4358 ps ; -- ; -- ;
|
||
; button2 ; Input ; (6) 4358 ps ; (6) 4358 ps ; -- ; -- ;
|
||
; clk_50MHz ; Input ; (0) 325 ps ; (0) 325 ps ; -- ; -- ;
|
||
+-----------+----------+---------------+---------------+-----------------------+-----+
|
||
|
||
|
||
+-------------------------------------------------------------------------+
|
||
; Pad To Core Delay Chain Fanout ;
|
||
+-------------------------------------------+-------------------+---------+
|
||
; Source Pin / Fanout ; Pad To Core Index ; Setting ;
|
||
+-------------------------------------------+-------------------+---------+
|
||
; button3 ; ; ;
|
||
; - Arkanoid:inst|button3_state ; 0 ; 6 ;
|
||
; - Arkanoid:inst|platform2_position~0 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|always3~95 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|led_[2]~feeder ; 0 ; 6 ;
|
||
; - Arkanoid:inst|led_[3]~feeder ; 0 ; 6 ;
|
||
; button4 ; ; ;
|
||
; - Arkanoid:inst|led_[0] ; 1 ; 6 ;
|
||
; - Arkanoid:inst|led_[1] ; 1 ; 6 ;
|
||
; - Arkanoid:inst|button4_state ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~20 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~21 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~22 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~25 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~28 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~31 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~34 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~37 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~40 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~43 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~46 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~49 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~52 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~55 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~58 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~61 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~64 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~67 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~86 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~87 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~88 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~89 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~90 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~91 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~92 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~93 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~94 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~97 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|always3~3 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~100 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~101 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~102 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|Add5~103 ; 1 ; 6 ;
|
||
; button1 ; ; ;
|
||
; - Arkanoid:inst|button1_state ; 1 ; 6 ;
|
||
; - Arkanoid:inst|led_[6] ; 1 ; 6 ;
|
||
; - Arkanoid:inst|led_[7] ; 1 ; 6 ;
|
||
; - Arkanoid:inst|platform1_position~0 ; 1 ; 6 ;
|
||
; - Arkanoid:inst|always3~94 ; 1 ; 6 ;
|
||
; button2 ; ; ;
|
||
; - Arkanoid:inst|led_[4] ; 0 ; 6 ;
|
||
; - Arkanoid:inst|led_[5] ; 0 ; 6 ;
|
||
; - Arkanoid:inst|button2_state ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~70 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~71 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~72 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~73 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~74 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~75 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~76 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~77 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~78 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~79 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~80 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~81 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~82 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~83 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~84 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~85 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~86 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~87 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~88 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~89 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~90 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~91 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~92 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~93 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~94 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~95 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~96 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~97 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|always3~51 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~100 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~101 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~102 ; 0 ; 6 ;
|
||
; - Arkanoid:inst|Add3~103 ; 0 ; 6 ;
|
||
; clk_50MHz ; ; ;
|
||
+-------------------------------------------+-------------------+---------+
|
||
|
||
|
||
+-------------------------------------------------------------------------------------------------------------------------------------------------------+
|
||
; Control Signals ;
|
||
+--------------------------+--------------------+---------+--------------+--------+----------------------+------------------+---------------------------+
|
||
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
|
||
+--------------------------+--------------------+---------+--------------+--------+----------------------+------------------+---------------------------+
|
||
; Arkanoid:inst|Equal1~10 ; LCCOMB_X18_Y11_N6 ; 32 ; Sync. clear ; no ; -- ; -- ; -- ;
|
||
; Arkanoid:inst|always3~3 ; LCCOMB_X34_Y17_N26 ; 3 ; Clock enable ; no ; -- ; -- ; -- ;
|
||
; Arkanoid:inst|always3~51 ; LCCOMB_X29_Y13_N22 ; 3 ; Clock enable ; no ; -- ; -- ; -- ;
|
||
; Arkanoid:inst|always3~94 ; LCCOMB_X34_Y12_N14 ; 3 ; Clock enable ; no ; -- ; -- ; -- ;
|
||
; Arkanoid:inst|always3~95 ; LCCOMB_X34_Y21_N14 ; 3 ; Clock enable ; no ; -- ; -- ; -- ;
|
||
; Arkanoid:inst|clk25MHz_ ; LCFF_X1_Y13_N29 ; 150 ; Clock ; yes ; Global Clock ; GCLK2 ; -- ;
|
||
; clk_50MHz ; PIN_L1 ; 1 ; Clock ; no ; -- ; -- ; -- ;
|
||
+--------------------------+--------------------+---------+--------------+--------+----------------------+------------------+---------------------------+
|
||
|
||
|
||
+---------------------------------------------------------------------------------------------------------------------------+
|
||
; Global & Other Fast Signals ;
|
||
+-------------------------+-----------------+---------+----------------------+------------------+---------------------------+
|
||
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
|
||
+-------------------------+-----------------+---------+----------------------+------------------+---------------------------+
|
||
; Arkanoid:inst|clk25MHz_ ; LCFF_X1_Y13_N29 ; 150 ; Global Clock ; GCLK2 ; -- ;
|
||
+-------------------------+-----------------+---------+----------------------+------------------+---------------------------+
|
||
|
||
|
||
+-------------------------------------------------------------------------------------------------------------------------------------------------+
|
||
; Non-Global High Fan-Out Signals ;
|
||
+---------------------------------------------------------------------------------------------------------------------------------------+---------+
|
||
; Name ; Fan-Out ;
|
||
+---------------------------------------------------------------------------------------------------------------------------------------+---------+
|
||
; button2 ; 36 ;
|
||
; button4 ; 36 ;
|
||
; Arkanoid:inst|Add9~60 ; 36 ;
|
||
; Arkanoid:inst|Add8~60 ; 36 ;
|
||
; Arkanoid:inst|Add5~103 ; 34 ;
|
||
; Arkanoid:inst|Add3~102 ; 33 ;
|
||
; Arkanoid:inst|Add3~101 ; 33 ;
|
||
; Arkanoid:inst|button2_state ; 33 ;
|
||
; Arkanoid:inst|button4_state ; 33 ;
|
||
; Arkanoid:inst|platform1_position~0 ; 32 ;
|
||
; Arkanoid:inst|platform2_position~0 ; 32 ;
|
||
; Arkanoid:inst|Equal1~10 ; 32 ;
|
||
; Arkanoid:inst|Add6~56 ; 32 ;
|
||
; Arkanoid:inst|Add7~56 ; 31 ;
|
||
; Arkanoid:inst|Add7~0 ; 30 ;
|
||
; Arkanoid:inst|Add6~0 ; 29 ;
|
||
; Arkanoid:inst|Add3~100 ; 26 ;
|
||
; Arkanoid:inst|Add5~102 ; 25 ;
|
||
; Arkanoid:inst|Add3~97 ; 23 ;
|
||
; Arkanoid:inst|Add5~22 ; 20 ;
|
||
; Arkanoid:inst|Add3~96 ; 19 ;
|
||
; Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|quotient[0]~4 ; 19 ;
|
||
; Arkanoid:inst|Add5~100 ; 18 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_29_result_int[7]~10 ; 18 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_28_result_int[7]~10 ; 18 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_27_result_int[7]~10 ; 18 ;
|
||
; Arkanoid:inst|Add5~21 ; 17 ;
|
||
; Arkanoid:inst|LessThan31~9 ; 16 ;
|
||
; Arkanoid:inst|LessThan29~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|quotient[1]~3 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|quotient[2]~2 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|quotient[3]~1 ; 16 ;
|
||
; Arkanoid:inst|Add7~2 ; 16 ;
|
||
; Arkanoid:inst|Add6~2 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_26_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_25_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_24_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_23_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_22_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_21_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_20_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_19_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_18_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_17_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_16_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_15_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_14_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_13_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_12_result_int[7]~10 ; 16 ;
|
||
; Arkanoid:inst|lpm_divide:Div1|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_11_result_int[7]~10 ; 16 ;
|
||
+---------------------------------------------------------------------------------------------------------------------------------------+---------+
|
||
|
||
|
||
+-----------------------------------------------------+
|
||
; Interconnect Usage Summary ;
|
||
+----------------------------+------------------------+
|
||
; Interconnect Resource Type ; Usage ;
|
||
+----------------------------+------------------------+
|
||
; Block interconnects ; 2,288 / 54,004 ( 4 % ) ;
|
||
; C16 interconnects ; 6 / 2,100 ( < 1 % ) ;
|
||
; C4 interconnects ; 1,077 / 36,000 ( 3 % ) ;
|
||
; Direct links ; 690 / 54,004 ( 1 % ) ;
|
||
; Global clocks ; 1 / 16 ( 6 % ) ;
|
||
; Local interconnects ; 583 / 18,752 ( 3 % ) ;
|
||
; R24 interconnects ; 24 / 1,900 ( 1 % ) ;
|
||
; R4 interconnects ; 1,279 / 46,920 ( 3 % ) ;
|
||
+----------------------------+------------------------+
|
||
|
||
|
||
+-----------------------------------------------------------------------------+
|
||
; LAB Logic Elements ;
|
||
+---------------------------------------------+-------------------------------+
|
||
; Number of Logic Elements (Average = 13.38) ; Number of LABs (Total = 135) ;
|
||
+---------------------------------------------+-------------------------------+
|
||
; 1 ; 13 ;
|
||
; 2 ; 3 ;
|
||
; 3 ; 3 ;
|
||
; 4 ; 1 ;
|
||
; 5 ; 3 ;
|
||
; 6 ; 2 ;
|
||
; 7 ; 0 ;
|
||
; 8 ; 0 ;
|
||
; 9 ; 1 ;
|
||
; 10 ; 0 ;
|
||
; 11 ; 1 ;
|
||
; 12 ; 0 ;
|
||
; 13 ; 0 ;
|
||
; 14 ; 0 ;
|
||
; 15 ; 1 ;
|
||
; 16 ; 107 ;
|
||
+---------------------------------------------+-------------------------------+
|
||
|
||
|
||
+--------------------------------------------------------------------+
|
||
; LAB-wide Signals ;
|
||
+------------------------------------+-------------------------------+
|
||
; LAB-wide Signals (Average = 0.19) ; Number of LABs (Total = 135) ;
|
||
+------------------------------------+-------------------------------+
|
||
; 1 Clock ; 21 ;
|
||
; 1 Clock enable ; 2 ;
|
||
; 1 Sync. clear ; 3 ;
|
||
+------------------------------------+-------------------------------+
|
||
|
||
|
||
+------------------------------------------------------------------------------+
|
||
; LAB Signals Sourced ;
|
||
+----------------------------------------------+-------------------------------+
|
||
; Number of Signals Sourced (Average = 13.96) ; Number of LABs (Total = 135) ;
|
||
+----------------------------------------------+-------------------------------+
|
||
; 0 ; 0 ;
|
||
; 1 ; 11 ;
|
||
; 2 ; 5 ;
|
||
; 3 ; 3 ;
|
||
; 4 ; 1 ;
|
||
; 5 ; 2 ;
|
||
; 6 ; 2 ;
|
||
; 7 ; 0 ;
|
||
; 8 ; 0 ;
|
||
; 9 ; 1 ;
|
||
; 10 ; 0 ;
|
||
; 11 ; 3 ;
|
||
; 12 ; 0 ;
|
||
; 13 ; 0 ;
|
||
; 14 ; 18 ;
|
||
; 15 ; 20 ;
|
||
; 16 ; 53 ;
|
||
; 17 ; 2 ;
|
||
; 18 ; 0 ;
|
||
; 19 ; 1 ;
|
||
; 20 ; 0 ;
|
||
; 21 ; 2 ;
|
||
; 22 ; 1 ;
|
||
; 23 ; 1 ;
|
||
; 24 ; 3 ;
|
||
; 25 ; 2 ;
|
||
; 26 ; 0 ;
|
||
; 27 ; 0 ;
|
||
; 28 ; 0 ;
|
||
; 29 ; 0 ;
|
||
; 30 ; 1 ;
|
||
; 31 ; 1 ;
|
||
; 32 ; 2 ;
|
||
+----------------------------------------------+-------------------------------+
|
||
|
||
|
||
+----------------------------------------------------------------------------------+
|
||
; LAB Signals Sourced Out ;
|
||
+--------------------------------------------------+-------------------------------+
|
||
; Number of Signals Sourced Out (Average = 10.92) ; Number of LABs (Total = 135) ;
|
||
+--------------------------------------------------+-------------------------------+
|
||
; 0 ; 0 ;
|
||
; 1 ; 16 ;
|
||
; 2 ; 5 ;
|
||
; 3 ; 4 ;
|
||
; 4 ; 6 ;
|
||
; 5 ; 3 ;
|
||
; 6 ; 0 ;
|
||
; 7 ; 1 ;
|
||
; 8 ; 2 ;
|
||
; 9 ; 15 ;
|
||
; 10 ; 5 ;
|
||
; 11 ; 20 ;
|
||
; 12 ; 6 ;
|
||
; 13 ; 5 ;
|
||
; 14 ; 5 ;
|
||
; 15 ; 1 ;
|
||
; 16 ; 30 ;
|
||
; 17 ; 1 ;
|
||
; 18 ; 0 ;
|
||
; 19 ; 2 ;
|
||
; 20 ; 1 ;
|
||
; 21 ; 1 ;
|
||
; 22 ; 1 ;
|
||
; 23 ; 0 ;
|
||
; 24 ; 1 ;
|
||
; 25 ; 0 ;
|
||
; 26 ; 0 ;
|
||
; 27 ; 0 ;
|
||
; 28 ; 0 ;
|
||
; 29 ; 0 ;
|
||
; 30 ; 1 ;
|
||
; 31 ; 1 ;
|
||
; 32 ; 2 ;
|
||
+--------------------------------------------------+-------------------------------+
|
||
|
||
|
||
+------------------------------------------------------------------------------+
|
||
; LAB Distinct Inputs ;
|
||
+----------------------------------------------+-------------------------------+
|
||
; Number of Distinct Inputs (Average = 15.07) ; Number of LABs (Total = 135) ;
|
||
+----------------------------------------------+-------------------------------+
|
||
; 0 ; 0 ;
|
||
; 1 ; 1 ;
|
||
; 2 ; 4 ;
|
||
; 3 ; 6 ;
|
||
; 4 ; 7 ;
|
||
; 5 ; 3 ;
|
||
; 6 ; 1 ;
|
||
; 7 ; 2 ;
|
||
; 8 ; 1 ;
|
||
; 9 ; 0 ;
|
||
; 10 ; 1 ;
|
||
; 11 ; 3 ;
|
||
; 12 ; 3 ;
|
||
; 13 ; 10 ;
|
||
; 14 ; 14 ;
|
||
; 15 ; 4 ;
|
||
; 16 ; 11 ;
|
||
; 17 ; 20 ;
|
||
; 18 ; 4 ;
|
||
; 19 ; 7 ;
|
||
; 20 ; 15 ;
|
||
; 21 ; 3 ;
|
||
; 22 ; 2 ;
|
||
; 23 ; 2 ;
|
||
; 24 ; 3 ;
|
||
; 25 ; 1 ;
|
||
; 26 ; 0 ;
|
||
; 27 ; 2 ;
|
||
; 28 ; 2 ;
|
||
; 29 ; 0 ;
|
||
; 30 ; 3 ;
|
||
+----------------------------------------------+-------------------------------+
|
||
|
||
|
||
+-------------------------------------------------------------------------+
|
||
; Fitter Device Options ;
|
||
+----------------------------------------------+--------------------------+
|
||
; Option ; Setting ;
|
||
+----------------------------------------------+--------------------------+
|
||
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
|
||
; Enable device-wide reset (DEV_CLRn) ; Off ;
|
||
; Enable device-wide output enable (DEV_OE) ; Off ;
|
||
; Enable INIT_DONE output ; Off ;
|
||
; Configuration scheme ; Active Serial ;
|
||
; Error detection CRC ; Off ;
|
||
; nCEO ; As output driving ground ;
|
||
; ASDO,nCSO ; As input tri-stated ;
|
||
; Reserve all unused pins ; As output driving ground ;
|
||
; Base pin-out file on sameframe device ; Off ;
|
||
+----------------------------------------------+--------------------------+
|
||
|
||
|
||
+------------------------------------+
|
||
; Operating Settings and Conditions ;
|
||
+---------------------------+--------+
|
||
; Setting ; Value ;
|
||
+---------------------------+--------+
|
||
; Nominal Core Voltage ; 1.20 V ;
|
||
; Low Junction Temperature ; 0 <20>C ;
|
||
; High Junction Temperature ; 85 <20>C ;
|
||
+---------------------------+--------+
|
||
|
||
|
||
+------------------------------------------------------------+
|
||
; Estimated Delay Added for Hold Timing ;
|
||
+-----------------+----------------------+-------------------+
|
||
; Source Clock(s) ; Destination Clock(s) ; Delay Added in ns ;
|
||
+-----------------+----------------------+-------------------+
|
||
|
||
|
||
+-----------------+
|
||
; Fitter Messages ;
|
||
+-----------------+
|
||
Info: *******************************************************************
|
||
Info: Running Quartus II Fitter
|
||
Info: Version 9.1 Build 222 10/21/2009 SJ Full Version
|
||
Info: Processing started: Mon May 21 19:54:21 2012
|
||
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off myArkanoid -c myArkanoid
|
||
Info: Parallel compilation is enabled and will use 2 of the 2 processors detected
|
||
Info: Selected device EP2C20F484C7 for design "myArkanoid"
|
||
Info: Low junction temperature is 0 degrees C
|
||
Info: High junction temperature is 85 degrees C
|
||
Info: Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time
|
||
Info: Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
|
||
Info: Device EP2C15AF484C7 is compatible
|
||
Info: Device EP2C35F484C7 is compatible
|
||
Info: Device EP2C50F484C7 is compatible
|
||
Info: Fitter converted 3 user pins into dedicated programming pins
|
||
Info: Pin ~ASDO~ is reserved at location C4
|
||
Info: Pin ~nCSO~ is reserved at location C3
|
||
Info: Pin ~LVDS91p/nCEO~ is reserved at location W20
|
||
Info: Timing-driven compilation is using the Classic Timing Analyzer
|
||
Info: Timing requirements not specified -- quality metrics such as performance and power consumption may be sacrificed to reduce compilation time.
|
||
Info: Automatically promoted node Arkanoid:inst|clk25MHz_
|
||
Info: Automatically promoted destinations to use location or clock signal Global Clock
|
||
Info: Following destination nodes may be non-global or may not use global or regional clocks
|
||
Info: Destination node Arkanoid:inst|clk25MHz_~0
|
||
Info: Starting register packing
|
||
Info: Finished register packing
|
||
Extra Info: No registers were packed into other blocks
|
||
Info: Fitter preparation operations ending: elapsed time is 00:00:01
|
||
Info: Fitter placement preparation operations beginning
|
||
Info: Fitter placement preparation operations ending: elapsed time is 00:00:00
|
||
Info: Fitter placement operations beginning
|
||
Info: Fitter placement was successful
|
||
Info: Fitter placement operations ending: elapsed time is 00:00:01
|
||
Info: Estimated most critical path is register to register delay of 110.730 ns
|
||
Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LAB_X14_Y11; Fanout = 6; REG Node = 'Arkanoid:inst|h_counter[1]'
|
||
Info: 2: + IC(0.781 ns) + CELL(0.517 ns) = 1.298 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~1'
|
||
Info: 3: + IC(0.000 ns) + CELL(0.080 ns) = 1.378 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~3'
|
||
Info: 4: + IC(0.000 ns) + CELL(0.080 ns) = 1.458 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~5'
|
||
Info: 5: + IC(0.000 ns) + CELL(0.080 ns) = 1.538 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~7'
|
||
Info: 6: + IC(0.000 ns) + CELL(0.080 ns) = 1.618 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~9'
|
||
Info: 7: + IC(0.000 ns) + CELL(0.080 ns) = 1.698 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~11'
|
||
Info: 8: + IC(0.000 ns) + CELL(0.080 ns) = 1.778 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~13'
|
||
Info: 9: + IC(0.000 ns) + CELL(0.080 ns) = 1.858 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~15'
|
||
Info: 10: + IC(0.000 ns) + CELL(0.080 ns) = 1.938 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~17'
|
||
Info: 11: + IC(0.000 ns) + CELL(0.080 ns) = 2.018 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~19'
|
||
Info: 12: + IC(0.000 ns) + CELL(0.080 ns) = 2.098 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~21'
|
||
Info: 13: + IC(0.000 ns) + CELL(0.080 ns) = 2.178 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~23'
|
||
Info: 14: + IC(0.000 ns) + CELL(0.080 ns) = 2.258 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~25'
|
||
Info: 15: + IC(0.000 ns) + CELL(0.080 ns) = 2.338 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~27'
|
||
Info: 16: + IC(0.000 ns) + CELL(0.080 ns) = 2.418 ns; Loc. = LAB_X15_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~29'
|
||
Info: 17: + IC(0.098 ns) + CELL(0.080 ns) = 2.596 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~31'
|
||
Info: 18: + IC(0.000 ns) + CELL(0.080 ns) = 2.676 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~33'
|
||
Info: 19: + IC(0.000 ns) + CELL(0.080 ns) = 2.756 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~35'
|
||
Info: 20: + IC(0.000 ns) + CELL(0.080 ns) = 2.836 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~37'
|
||
Info: 21: + IC(0.000 ns) + CELL(0.080 ns) = 2.916 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~39'
|
||
Info: 22: + IC(0.000 ns) + CELL(0.080 ns) = 2.996 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~41'
|
||
Info: 23: + IC(0.000 ns) + CELL(0.080 ns) = 3.076 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~43'
|
||
Info: 24: + IC(0.000 ns) + CELL(0.080 ns) = 3.156 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~45'
|
||
Info: 25: + IC(0.000 ns) + CELL(0.080 ns) = 3.236 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~47'
|
||
Info: 26: + IC(0.000 ns) + CELL(0.080 ns) = 3.316 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~49'
|
||
Info: 27: + IC(0.000 ns) + CELL(0.080 ns) = 3.396 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~51'
|
||
Info: 28: + IC(0.000 ns) + CELL(0.080 ns) = 3.476 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~53'
|
||
Info: 29: + IC(0.000 ns) + CELL(0.080 ns) = 3.556 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~55'
|
||
Info: 30: + IC(0.000 ns) + CELL(0.080 ns) = 3.636 ns; Loc. = LAB_X15_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|Add8~57'
|
||
Info: 31: + IC(0.000 ns) + CELL(0.080 ns) = 3.716 ns; Loc. = LAB_X15_Y10; Fanout = 1; COMB Node = 'Arkanoid:inst|Add8~59'
|
||
Info: 32: + IC(0.000 ns) + CELL(0.458 ns) = 4.174 ns; Loc. = LAB_X15_Y10; Fanout = 65; COMB Node = 'Arkanoid:inst|Add8~60'
|
||
Info: 33: + IC(1.060 ns) + CELL(0.517 ns) = 5.751 ns; Loc. = LAB_X16_Y11; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~1'
|
||
Info: 34: + IC(0.000 ns) + CELL(0.080 ns) = 5.831 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~3'
|
||
Info: 35: + IC(0.000 ns) + CELL(0.080 ns) = 5.911 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~5'
|
||
Info: 36: + IC(0.000 ns) + CELL(0.080 ns) = 5.991 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~7'
|
||
Info: 37: + IC(0.000 ns) + CELL(0.080 ns) = 6.071 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~9'
|
||
Info: 38: + IC(0.000 ns) + CELL(0.080 ns) = 6.151 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~11'
|
||
Info: 39: + IC(0.000 ns) + CELL(0.080 ns) = 6.231 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~13'
|
||
Info: 40: + IC(0.000 ns) + CELL(0.080 ns) = 6.311 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~15'
|
||
Info: 41: + IC(0.000 ns) + CELL(0.080 ns) = 6.391 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~17'
|
||
Info: 42: + IC(0.000 ns) + CELL(0.080 ns) = 6.471 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~19'
|
||
Info: 43: + IC(0.000 ns) + CELL(0.080 ns) = 6.551 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~21'
|
||
Info: 44: + IC(0.000 ns) + CELL(0.080 ns) = 6.631 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~23'
|
||
Info: 45: + IC(0.000 ns) + CELL(0.080 ns) = 6.711 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~25'
|
||
Info: 46: + IC(0.000 ns) + CELL(0.080 ns) = 6.791 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~27'
|
||
Info: 47: + IC(0.000 ns) + CELL(0.080 ns) = 6.871 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~29'
|
||
Info: 48: + IC(0.000 ns) + CELL(0.080 ns) = 6.951 ns; Loc. = LAB_X16_Y11; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~31'
|
||
Info: 49: + IC(0.098 ns) + CELL(0.080 ns) = 7.129 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~33'
|
||
Info: 50: + IC(0.000 ns) + CELL(0.080 ns) = 7.209 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~35'
|
||
Info: 51: + IC(0.000 ns) + CELL(0.080 ns) = 7.289 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~37'
|
||
Info: 52: + IC(0.000 ns) + CELL(0.080 ns) = 7.369 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~39'
|
||
Info: 53: + IC(0.000 ns) + CELL(0.080 ns) = 7.449 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~41'
|
||
Info: 54: + IC(0.000 ns) + CELL(0.080 ns) = 7.529 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~43'
|
||
Info: 55: + IC(0.000 ns) + CELL(0.080 ns) = 7.609 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~45'
|
||
Info: 56: + IC(0.000 ns) + CELL(0.080 ns) = 7.689 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~47'
|
||
Info: 57: + IC(0.000 ns) + CELL(0.080 ns) = 7.769 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~49'
|
||
Info: 58: + IC(0.000 ns) + CELL(0.080 ns) = 7.849 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~51'
|
||
Info: 59: + IC(0.000 ns) + CELL(0.080 ns) = 7.929 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~53'
|
||
Info: 60: + IC(0.000 ns) + CELL(0.080 ns) = 8.009 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~55'
|
||
Info: 61: + IC(0.000 ns) + CELL(0.080 ns) = 8.089 ns; Loc. = LAB_X16_Y10; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~57'
|
||
Info: 62: + IC(0.000 ns) + CELL(0.458 ns) = 8.547 ns; Loc. = LAB_X16_Y10; Fanout = 4; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|lpm_abs_0s9:my_abs_num|cs2a[1]~58'
|
||
Info: 63: + IC(1.405 ns) + CELL(0.517 ns) = 10.469 ns; Loc. = LAB_X16_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_4_result_int[2]~1'
|
||
Info: 64: + IC(0.000 ns) + CELL(0.080 ns) = 10.549 ns; Loc. = LAB_X16_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_4_result_int[3]~3'
|
||
Info: 65: + IC(0.000 ns) + CELL(0.080 ns) = 10.629 ns; Loc. = LAB_X16_Y15; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_4_result_int[4]~5'
|
||
Info: 66: + IC(0.000 ns) + CELL(0.458 ns) = 11.087 ns; Loc. = LAB_X16_Y15; Fanout = 11; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_4_result_int[5]~6'
|
||
Info: 67: + IC(1.037 ns) + CELL(0.177 ns) = 12.301 ns; Loc. = LAB_X18_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[29]~435'
|
||
Info: 68: + IC(1.037 ns) + CELL(0.495 ns) = 13.833 ns; Loc. = LAB_X16_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_5_result_int[2]~1'
|
||
Info: 69: + IC(0.000 ns) + CELL(0.080 ns) = 13.913 ns; Loc. = LAB_X16_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_5_result_int[3]~3'
|
||
Info: 70: + IC(0.000 ns) + CELL(0.080 ns) = 13.993 ns; Loc. = LAB_X16_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_5_result_int[4]~5'
|
||
Info: 71: + IC(0.000 ns) + CELL(0.080 ns) = 14.073 ns; Loc. = LAB_X16_Y15; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_5_result_int[5]~7'
|
||
Info: 72: + IC(0.000 ns) + CELL(0.458 ns) = 14.531 ns; Loc. = LAB_X16_Y15; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_5_result_int[6]~8'
|
||
Info: 73: + IC(0.693 ns) + CELL(0.521 ns) = 15.745 ns; Loc. = LAB_X18_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[36]~441'
|
||
Info: 74: + IC(0.709 ns) + CELL(0.517 ns) = 16.971 ns; Loc. = LAB_X19_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_6_result_int[2]~1'
|
||
Info: 75: + IC(0.000 ns) + CELL(0.080 ns) = 17.051 ns; Loc. = LAB_X19_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_6_result_int[3]~3'
|
||
Info: 76: + IC(0.000 ns) + CELL(0.080 ns) = 17.131 ns; Loc. = LAB_X19_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_6_result_int[4]~5'
|
||
Info: 77: + IC(0.000 ns) + CELL(0.080 ns) = 17.211 ns; Loc. = LAB_X19_Y15; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_6_result_int[5]~7'
|
||
Info: 78: + IC(0.000 ns) + CELL(0.080 ns) = 17.291 ns; Loc. = LAB_X19_Y15; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_6_result_int[6]~9'
|
||
Info: 79: + IC(0.000 ns) + CELL(0.458 ns) = 17.749 ns; Loc. = LAB_X19_Y15; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_6_result_int[7]~10'
|
||
Info: 80: + IC(0.745 ns) + CELL(0.521 ns) = 19.015 ns; Loc. = LAB_X20_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[43]~447'
|
||
Info: 81: + IC(1.066 ns) + CELL(0.517 ns) = 20.598 ns; Loc. = LAB_X19_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_7_result_int[2]~1'
|
||
Info: 82: + IC(0.000 ns) + CELL(0.080 ns) = 20.678 ns; Loc. = LAB_X19_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_7_result_int[3]~3'
|
||
Info: 83: + IC(0.000 ns) + CELL(0.080 ns) = 20.758 ns; Loc. = LAB_X19_Y15; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_7_result_int[4]~5'
|
||
Info: 84: + IC(0.000 ns) + CELL(0.080 ns) = 20.838 ns; Loc. = LAB_X19_Y15; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_7_result_int[5]~7'
|
||
Info: 85: + IC(0.000 ns) + CELL(0.080 ns) = 20.918 ns; Loc. = LAB_X19_Y15; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_7_result_int[6]~9'
|
||
Info: 86: + IC(0.000 ns) + CELL(0.458 ns) = 21.376 ns; Loc. = LAB_X19_Y15; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_7_result_int[7]~10'
|
||
Info: 87: + IC(0.745 ns) + CELL(0.521 ns) = 22.642 ns; Loc. = LAB_X20_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[50]~453'
|
||
Info: 88: + IC(0.709 ns) + CELL(0.517 ns) = 23.868 ns; Loc. = LAB_X19_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_8_result_int[2]~1'
|
||
Info: 89: + IC(0.000 ns) + CELL(0.080 ns) = 23.948 ns; Loc. = LAB_X19_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_8_result_int[3]~3'
|
||
Info: 90: + IC(0.000 ns) + CELL(0.080 ns) = 24.028 ns; Loc. = LAB_X19_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_8_result_int[4]~5'
|
||
Info: 91: + IC(0.000 ns) + CELL(0.080 ns) = 24.108 ns; Loc. = LAB_X19_Y18; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_8_result_int[5]~7'
|
||
Info: 92: + IC(0.000 ns) + CELL(0.080 ns) = 24.188 ns; Loc. = LAB_X19_Y18; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_8_result_int[6]~9'
|
||
Info: 93: + IC(0.000 ns) + CELL(0.458 ns) = 24.646 ns; Loc. = LAB_X19_Y18; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_8_result_int[7]~10'
|
||
Info: 94: + IC(0.745 ns) + CELL(0.521 ns) = 25.912 ns; Loc. = LAB_X19_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[57]~459'
|
||
Info: 95: + IC(1.066 ns) + CELL(0.517 ns) = 27.495 ns; Loc. = LAB_X19_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_9_result_int[2]~1'
|
||
Info: 96: + IC(0.000 ns) + CELL(0.080 ns) = 27.575 ns; Loc. = LAB_X19_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_9_result_int[3]~3'
|
||
Info: 97: + IC(0.000 ns) + CELL(0.080 ns) = 27.655 ns; Loc. = LAB_X19_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_9_result_int[4]~5'
|
||
Info: 98: + IC(0.000 ns) + CELL(0.080 ns) = 27.735 ns; Loc. = LAB_X19_Y18; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_9_result_int[5]~7'
|
||
Info: 99: + IC(0.000 ns) + CELL(0.080 ns) = 27.815 ns; Loc. = LAB_X19_Y18; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_9_result_int[6]~9'
|
||
Info: 100: + IC(0.000 ns) + CELL(0.458 ns) = 28.273 ns; Loc. = LAB_X19_Y18; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_9_result_int[7]~10'
|
||
Info: 101: + IC(0.745 ns) + CELL(0.521 ns) = 29.539 ns; Loc. = LAB_X19_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[64]~465'
|
||
Info: 102: + IC(0.709 ns) + CELL(0.517 ns) = 30.765 ns; Loc. = LAB_X20_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_10_result_int[2]~1'
|
||
Info: 103: + IC(0.000 ns) + CELL(0.080 ns) = 30.845 ns; Loc. = LAB_X20_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_10_result_int[3]~3'
|
||
Info: 104: + IC(0.000 ns) + CELL(0.080 ns) = 30.925 ns; Loc. = LAB_X20_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_10_result_int[4]~5'
|
||
Info: 105: + IC(0.000 ns) + CELL(0.080 ns) = 31.005 ns; Loc. = LAB_X20_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_10_result_int[5]~7'
|
||
Info: 106: + IC(0.000 ns) + CELL(0.080 ns) = 31.085 ns; Loc. = LAB_X20_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_10_result_int[6]~9'
|
||
Info: 107: + IC(0.000 ns) + CELL(0.458 ns) = 31.543 ns; Loc. = LAB_X20_Y22; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_10_result_int[7]~10'
|
||
Info: 108: + IC(0.729 ns) + CELL(0.521 ns) = 32.793 ns; Loc. = LAB_X20_Y21; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[71]~471'
|
||
Info: 109: + IC(1.050 ns) + CELL(0.517 ns) = 34.360 ns; Loc. = LAB_X20_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_11_result_int[2]~1'
|
||
Info: 110: + IC(0.000 ns) + CELL(0.080 ns) = 34.440 ns; Loc. = LAB_X20_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_11_result_int[3]~3'
|
||
Info: 111: + IC(0.000 ns) + CELL(0.080 ns) = 34.520 ns; Loc. = LAB_X20_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_11_result_int[4]~5'
|
||
Info: 112: + IC(0.000 ns) + CELL(0.080 ns) = 34.600 ns; Loc. = LAB_X20_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_11_result_int[5]~7'
|
||
Info: 113: + IC(0.000 ns) + CELL(0.080 ns) = 34.680 ns; Loc. = LAB_X20_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_11_result_int[6]~9'
|
||
Info: 114: + IC(0.000 ns) + CELL(0.458 ns) = 35.138 ns; Loc. = LAB_X20_Y22; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_11_result_int[7]~10'
|
||
Info: 115: + IC(0.729 ns) + CELL(0.521 ns) = 36.388 ns; Loc. = LAB_X20_Y21; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[78]~477'
|
||
Info: 116: + IC(0.709 ns) + CELL(0.517 ns) = 37.614 ns; Loc. = LAB_X19_Y21; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_12_result_int[2]~1'
|
||
Info: 117: + IC(0.000 ns) + CELL(0.080 ns) = 37.694 ns; Loc. = LAB_X19_Y21; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_12_result_int[3]~3'
|
||
Info: 118: + IC(0.000 ns) + CELL(0.080 ns) = 37.774 ns; Loc. = LAB_X19_Y21; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_12_result_int[4]~5'
|
||
Info: 119: + IC(0.000 ns) + CELL(0.080 ns) = 37.854 ns; Loc. = LAB_X19_Y21; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_12_result_int[5]~7'
|
||
Info: 120: + IC(0.000 ns) + CELL(0.080 ns) = 37.934 ns; Loc. = LAB_X19_Y21; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_12_result_int[6]~9'
|
||
Info: 121: + IC(0.000 ns) + CELL(0.458 ns) = 38.392 ns; Loc. = LAB_X19_Y21; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_12_result_int[7]~10'
|
||
Info: 122: + IC(0.388 ns) + CELL(0.521 ns) = 39.301 ns; Loc. = LAB_X18_Y21; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[85]~483'
|
||
Info: 123: + IC(0.709 ns) + CELL(0.517 ns) = 40.527 ns; Loc. = LAB_X19_Y21; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_13_result_int[2]~1'
|
||
Info: 124: + IC(0.000 ns) + CELL(0.080 ns) = 40.607 ns; Loc. = LAB_X19_Y21; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_13_result_int[3]~3'
|
||
Info: 125: + IC(0.000 ns) + CELL(0.080 ns) = 40.687 ns; Loc. = LAB_X19_Y21; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_13_result_int[4]~5'
|
||
Info: 126: + IC(0.000 ns) + CELL(0.080 ns) = 40.767 ns; Loc. = LAB_X19_Y21; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_13_result_int[5]~7'
|
||
Info: 127: + IC(0.000 ns) + CELL(0.080 ns) = 40.847 ns; Loc. = LAB_X19_Y21; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_13_result_int[6]~9'
|
||
Info: 128: + IC(0.000 ns) + CELL(0.458 ns) = 41.305 ns; Loc. = LAB_X19_Y21; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_13_result_int[7]~10'
|
||
Info: 129: + IC(0.388 ns) + CELL(0.521 ns) = 42.214 ns; Loc. = LAB_X18_Y21; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[92]~489'
|
||
Info: 130: + IC(1.050 ns) + CELL(0.517 ns) = 43.781 ns; Loc. = LAB_X19_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_14_result_int[2]~1'
|
||
Info: 131: + IC(0.000 ns) + CELL(0.080 ns) = 43.861 ns; Loc. = LAB_X19_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_14_result_int[3]~3'
|
||
Info: 132: + IC(0.000 ns) + CELL(0.080 ns) = 43.941 ns; Loc. = LAB_X19_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_14_result_int[4]~5'
|
||
Info: 133: + IC(0.000 ns) + CELL(0.080 ns) = 44.021 ns; Loc. = LAB_X19_Y20; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_14_result_int[5]~7'
|
||
Info: 134: + IC(0.000 ns) + CELL(0.080 ns) = 44.101 ns; Loc. = LAB_X19_Y20; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_14_result_int[6]~9'
|
||
Info: 135: + IC(0.000 ns) + CELL(0.458 ns) = 44.559 ns; Loc. = LAB_X19_Y20; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_14_result_int[7]~10'
|
||
Info: 136: + IC(0.729 ns) + CELL(0.521 ns) = 45.809 ns; Loc. = LAB_X18_Y21; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[99]~495'
|
||
Info: 137: + IC(1.050 ns) + CELL(0.517 ns) = 47.376 ns; Loc. = LAB_X18_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_15_result_int[2]~1'
|
||
Info: 138: + IC(0.000 ns) + CELL(0.080 ns) = 47.456 ns; Loc. = LAB_X18_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_15_result_int[3]~3'
|
||
Info: 139: + IC(0.000 ns) + CELL(0.080 ns) = 47.536 ns; Loc. = LAB_X18_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_15_result_int[4]~5'
|
||
Info: 140: + IC(0.000 ns) + CELL(0.080 ns) = 47.616 ns; Loc. = LAB_X18_Y20; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_15_result_int[5]~7'
|
||
Info: 141: + IC(0.000 ns) + CELL(0.080 ns) = 47.696 ns; Loc. = LAB_X18_Y20; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_15_result_int[6]~9'
|
||
Info: 142: + IC(0.000 ns) + CELL(0.458 ns) = 48.154 ns; Loc. = LAB_X18_Y20; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_15_result_int[7]~10'
|
||
Info: 143: + IC(0.729 ns) + CELL(0.521 ns) = 49.404 ns; Loc. = LAB_X19_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[106]~501'
|
||
Info: 144: + IC(1.050 ns) + CELL(0.517 ns) = 50.971 ns; Loc. = LAB_X19_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_16_result_int[2]~1'
|
||
Info: 145: + IC(0.000 ns) + CELL(0.080 ns) = 51.051 ns; Loc. = LAB_X19_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_16_result_int[3]~3'
|
||
Info: 146: + IC(0.000 ns) + CELL(0.080 ns) = 51.131 ns; Loc. = LAB_X19_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_16_result_int[4]~5'
|
||
Info: 147: + IC(0.000 ns) + CELL(0.080 ns) = 51.211 ns; Loc. = LAB_X19_Y20; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_16_result_int[5]~7'
|
||
Info: 148: + IC(0.000 ns) + CELL(0.080 ns) = 51.291 ns; Loc. = LAB_X19_Y20; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_16_result_int[6]~9'
|
||
Info: 149: + IC(0.000 ns) + CELL(0.458 ns) = 51.749 ns; Loc. = LAB_X19_Y20; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_16_result_int[7]~10'
|
||
Info: 150: + IC(0.929 ns) + CELL(0.322 ns) = 53.000 ns; Loc. = LAB_X19_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[114]~657'
|
||
Info: 151: + IC(0.709 ns) + CELL(0.517 ns) = 54.226 ns; Loc. = LAB_X18_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_17_result_int[3]~3'
|
||
Info: 152: + IC(0.000 ns) + CELL(0.080 ns) = 54.306 ns; Loc. = LAB_X18_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_17_result_int[4]~5'
|
||
Info: 153: + IC(0.000 ns) + CELL(0.080 ns) = 54.386 ns; Loc. = LAB_X18_Y19; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_17_result_int[5]~7'
|
||
Info: 154: + IC(0.000 ns) + CELL(0.080 ns) = 54.466 ns; Loc. = LAB_X18_Y19; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_17_result_int[6]~9'
|
||
Info: 155: + IC(0.000 ns) + CELL(0.458 ns) = 54.924 ns; Loc. = LAB_X18_Y19; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_17_result_int[7]~10'
|
||
Info: 156: + IC(0.154 ns) + CELL(0.521 ns) = 55.599 ns; Loc. = LAB_X18_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[120]~513'
|
||
Info: 157: + IC(0.709 ns) + CELL(0.517 ns) = 56.825 ns; Loc. = LAB_X19_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_18_result_int[2]~1'
|
||
Info: 158: + IC(0.000 ns) + CELL(0.080 ns) = 56.905 ns; Loc. = LAB_X19_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_18_result_int[3]~3'
|
||
Info: 159: + IC(0.000 ns) + CELL(0.080 ns) = 56.985 ns; Loc. = LAB_X19_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_18_result_int[4]~5'
|
||
Info: 160: + IC(0.000 ns) + CELL(0.080 ns) = 57.065 ns; Loc. = LAB_X19_Y19; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_18_result_int[5]~7'
|
||
Info: 161: + IC(0.000 ns) + CELL(0.080 ns) = 57.145 ns; Loc. = LAB_X19_Y19; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_18_result_int[6]~9'
|
||
Info: 162: + IC(0.000 ns) + CELL(0.458 ns) = 57.603 ns; Loc. = LAB_X19_Y19; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_18_result_int[7]~10'
|
||
Info: 163: + IC(0.388 ns) + CELL(0.521 ns) = 58.512 ns; Loc. = LAB_X20_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[127]~519'
|
||
Info: 164: + IC(0.475 ns) + CELL(0.517 ns) = 59.504 ns; Loc. = LAB_X20_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_19_result_int[2]~1'
|
||
Info: 165: + IC(0.000 ns) + CELL(0.080 ns) = 59.584 ns; Loc. = LAB_X20_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_19_result_int[3]~3'
|
||
Info: 166: + IC(0.000 ns) + CELL(0.080 ns) = 59.664 ns; Loc. = LAB_X20_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_19_result_int[4]~5'
|
||
Info: 167: + IC(0.000 ns) + CELL(0.080 ns) = 59.744 ns; Loc. = LAB_X20_Y19; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_19_result_int[5]~7'
|
||
Info: 168: + IC(0.000 ns) + CELL(0.080 ns) = 59.824 ns; Loc. = LAB_X20_Y19; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_19_result_int[6]~9'
|
||
Info: 169: + IC(0.000 ns) + CELL(0.458 ns) = 60.282 ns; Loc. = LAB_X20_Y19; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_19_result_int[7]~10'
|
||
Info: 170: + IC(0.388 ns) + CELL(0.521 ns) = 61.191 ns; Loc. = LAB_X21_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[134]~525'
|
||
Info: 171: + IC(0.709 ns) + CELL(0.517 ns) = 62.417 ns; Loc. = LAB_X22_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_20_result_int[2]~1'
|
||
Info: 172: + IC(0.000 ns) + CELL(0.080 ns) = 62.497 ns; Loc. = LAB_X22_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_20_result_int[3]~3'
|
||
Info: 173: + IC(0.000 ns) + CELL(0.080 ns) = 62.577 ns; Loc. = LAB_X22_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_20_result_int[4]~5'
|
||
Info: 174: + IC(0.000 ns) + CELL(0.080 ns) = 62.657 ns; Loc. = LAB_X22_Y19; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_20_result_int[5]~7'
|
||
Info: 175: + IC(0.000 ns) + CELL(0.080 ns) = 62.737 ns; Loc. = LAB_X22_Y19; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_20_result_int[6]~9'
|
||
Info: 176: + IC(0.000 ns) + CELL(0.458 ns) = 63.195 ns; Loc. = LAB_X22_Y19; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_20_result_int[7]~10'
|
||
Info: 177: + IC(0.745 ns) + CELL(0.521 ns) = 64.461 ns; Loc. = LAB_X22_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[141]~531'
|
||
Info: 178: + IC(1.066 ns) + CELL(0.517 ns) = 66.044 ns; Loc. = LAB_X22_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_21_result_int[2]~1'
|
||
Info: 179: + IC(0.000 ns) + CELL(0.080 ns) = 66.124 ns; Loc. = LAB_X22_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_21_result_int[3]~3'
|
||
Info: 180: + IC(0.000 ns) + CELL(0.080 ns) = 66.204 ns; Loc. = LAB_X22_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_21_result_int[4]~5'
|
||
Info: 181: + IC(0.000 ns) + CELL(0.080 ns) = 66.284 ns; Loc. = LAB_X22_Y19; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_21_result_int[5]~7'
|
||
Info: 182: + IC(0.000 ns) + CELL(0.080 ns) = 66.364 ns; Loc. = LAB_X22_Y19; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_21_result_int[6]~9'
|
||
Info: 183: + IC(0.000 ns) + CELL(0.458 ns) = 66.822 ns; Loc. = LAB_X22_Y19; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_21_result_int[7]~10'
|
||
Info: 184: + IC(0.732 ns) + CELL(0.177 ns) = 67.731 ns; Loc. = LAB_X21_Y19; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[150]~535'
|
||
Info: 185: + IC(1.397 ns) + CELL(0.495 ns) = 69.623 ns; Loc. = LAB_X23_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_22_result_int[4]~5'
|
||
Info: 186: + IC(0.000 ns) + CELL(0.080 ns) = 69.703 ns; Loc. = LAB_X23_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_22_result_int[5]~7'
|
||
Info: 187: + IC(0.000 ns) + CELL(0.080 ns) = 69.783 ns; Loc. = LAB_X23_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_22_result_int[6]~9'
|
||
Info: 188: + IC(0.000 ns) + CELL(0.458 ns) = 70.241 ns; Loc. = LAB_X23_Y22; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_22_result_int[7]~10'
|
||
Info: 189: + IC(0.388 ns) + CELL(0.521 ns) = 71.150 ns; Loc. = LAB_X24_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[155]~543'
|
||
Info: 190: + IC(0.709 ns) + CELL(0.517 ns) = 72.376 ns; Loc. = LAB_X23_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_23_result_int[2]~1'
|
||
Info: 191: + IC(0.000 ns) + CELL(0.080 ns) = 72.456 ns; Loc. = LAB_X23_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_23_result_int[3]~3'
|
||
Info: 192: + IC(0.000 ns) + CELL(0.080 ns) = 72.536 ns; Loc. = LAB_X23_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_23_result_int[4]~5'
|
||
Info: 193: + IC(0.000 ns) + CELL(0.080 ns) = 72.616 ns; Loc. = LAB_X23_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_23_result_int[5]~7'
|
||
Info: 194: + IC(0.000 ns) + CELL(0.080 ns) = 72.696 ns; Loc. = LAB_X23_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_23_result_int[6]~9'
|
||
Info: 195: + IC(0.000 ns) + CELL(0.458 ns) = 73.154 ns; Loc. = LAB_X23_Y22; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_23_result_int[7]~10'
|
||
Info: 196: + IC(0.732 ns) + CELL(0.177 ns) = 74.063 ns; Loc. = LAB_X22_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[164]~547'
|
||
Info: 197: + IC(1.039 ns) + CELL(0.495 ns) = 75.597 ns; Loc. = LAB_X25_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_24_result_int[4]~5'
|
||
Info: 198: + IC(0.000 ns) + CELL(0.080 ns) = 75.677 ns; Loc. = LAB_X25_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_24_result_int[5]~7'
|
||
Info: 199: + IC(0.000 ns) + CELL(0.080 ns) = 75.757 ns; Loc. = LAB_X25_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_24_result_int[6]~9'
|
||
Info: 200: + IC(0.000 ns) + CELL(0.458 ns) = 76.215 ns; Loc. = LAB_X25_Y22; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_24_result_int[7]~10'
|
||
Info: 201: + IC(0.737 ns) + CELL(0.521 ns) = 77.473 ns; Loc. = LAB_X30_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[169]~555'
|
||
Info: 202: + IC(1.035 ns) + CELL(0.517 ns) = 79.025 ns; Loc. = LAB_X25_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_25_result_int[2]~1'
|
||
Info: 203: + IC(0.000 ns) + CELL(0.080 ns) = 79.105 ns; Loc. = LAB_X25_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_25_result_int[3]~3'
|
||
Info: 204: + IC(0.000 ns) + CELL(0.080 ns) = 79.185 ns; Loc. = LAB_X25_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_25_result_int[4]~5'
|
||
Info: 205: + IC(0.000 ns) + CELL(0.080 ns) = 79.265 ns; Loc. = LAB_X25_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_25_result_int[5]~7'
|
||
Info: 206: + IC(0.000 ns) + CELL(0.080 ns) = 79.345 ns; Loc. = LAB_X25_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_25_result_int[6]~9'
|
||
Info: 207: + IC(0.000 ns) + CELL(0.458 ns) = 79.803 ns; Loc. = LAB_X25_Y22; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_25_result_int[7]~10'
|
||
Info: 208: + IC(0.755 ns) + CELL(0.177 ns) = 80.735 ns; Loc. = LAB_X24_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[178]~559'
|
||
Info: 209: + IC(1.351 ns) + CELL(0.495 ns) = 82.581 ns; Loc. = LAB_X31_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_26_result_int[4]~5'
|
||
Info: 210: + IC(0.000 ns) + CELL(0.080 ns) = 82.661 ns; Loc. = LAB_X31_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_26_result_int[5]~7'
|
||
Info: 211: + IC(0.000 ns) + CELL(0.080 ns) = 82.741 ns; Loc. = LAB_X31_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_26_result_int[6]~9'
|
||
Info: 212: + IC(0.000 ns) + CELL(0.458 ns) = 83.199 ns; Loc. = LAB_X31_Y22; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_26_result_int[7]~10'
|
||
Info: 213: + IC(1.049 ns) + CELL(0.521 ns) = 84.769 ns; Loc. = LAB_X34_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[183]~567'
|
||
Info: 214: + IC(1.370 ns) + CELL(0.517 ns) = 86.656 ns; Loc. = LAB_X31_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_27_result_int[2]~1'
|
||
Info: 215: + IC(0.000 ns) + CELL(0.080 ns) = 86.736 ns; Loc. = LAB_X31_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_27_result_int[3]~3'
|
||
Info: 216: + IC(0.000 ns) + CELL(0.080 ns) = 86.816 ns; Loc. = LAB_X31_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_27_result_int[4]~5'
|
||
Info: 217: + IC(0.000 ns) + CELL(0.080 ns) = 86.896 ns; Loc. = LAB_X31_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_27_result_int[5]~7'
|
||
Info: 218: + IC(0.000 ns) + CELL(0.080 ns) = 86.976 ns; Loc. = LAB_X31_Y22; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_27_result_int[6]~9'
|
||
Info: 219: + IC(0.000 ns) + CELL(0.458 ns) = 87.434 ns; Loc. = LAB_X31_Y22; Fanout = 15; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_27_result_int[7]~10'
|
||
Info: 220: + IC(0.732 ns) + CELL(0.177 ns) = 88.343 ns; Loc. = LAB_X30_Y22; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[192]~571'
|
||
Info: 221: + IC(1.703 ns) + CELL(0.495 ns) = 90.541 ns; Loc. = LAB_X35_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_28_result_int[4]~5'
|
||
Info: 222: + IC(0.000 ns) + CELL(0.080 ns) = 90.621 ns; Loc. = LAB_X35_Y20; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_28_result_int[5]~7'
|
||
Info: 223: + IC(0.000 ns) + CELL(0.080 ns) = 90.701 ns; Loc. = LAB_X35_Y20; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_28_result_int[6]~9'
|
||
Info: 224: + IC(0.000 ns) + CELL(0.458 ns) = 91.159 ns; Loc. = LAB_X35_Y20; Fanout = 16; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_28_result_int[7]~10'
|
||
Info: 225: + IC(0.388 ns) + CELL(0.521 ns) = 92.068 ns; Loc. = LAB_X34_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[197]~579'
|
||
Info: 226: + IC(0.709 ns) + CELL(0.517 ns) = 93.294 ns; Loc. = LAB_X35_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_29_result_int[2]~1'
|
||
Info: 227: + IC(0.000 ns) + CELL(0.080 ns) = 93.374 ns; Loc. = LAB_X35_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_29_result_int[3]~3'
|
||
Info: 228: + IC(0.000 ns) + CELL(0.080 ns) = 93.454 ns; Loc. = LAB_X35_Y20; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_29_result_int[4]~5'
|
||
Info: 229: + IC(0.000 ns) + CELL(0.080 ns) = 93.534 ns; Loc. = LAB_X35_Y20; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_29_result_int[5]~7'
|
||
Info: 230: + IC(0.000 ns) + CELL(0.080 ns) = 93.614 ns; Loc. = LAB_X35_Y20; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_29_result_int[6]~9'
|
||
Info: 231: + IC(0.000 ns) + CELL(0.458 ns) = 94.072 ns; Loc. = LAB_X35_Y20; Fanout = 16; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_29_result_int[7]~10'
|
||
Info: 232: + IC(1.084 ns) + CELL(0.177 ns) = 95.333 ns; Loc. = LAB_X36_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[205]~584'
|
||
Info: 233: + IC(0.732 ns) + CELL(0.495 ns) = 96.560 ns; Loc. = LAB_X35_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_30_result_int[3]~3'
|
||
Info: 234: + IC(0.000 ns) + CELL(0.080 ns) = 96.640 ns; Loc. = LAB_X35_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_30_result_int[4]~5'
|
||
Info: 235: + IC(0.000 ns) + CELL(0.080 ns) = 96.720 ns; Loc. = LAB_X35_Y18; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_30_result_int[5]~7'
|
||
Info: 236: + IC(0.000 ns) + CELL(0.080 ns) = 96.800 ns; Loc. = LAB_X35_Y18; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_30_result_int[6]~9'
|
||
Info: 237: + IC(0.000 ns) + CELL(0.458 ns) = 97.258 ns; Loc. = LAB_X35_Y18; Fanout = 13; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_30_result_int[7]~10'
|
||
Info: 238: + IC(0.740 ns) + CELL(0.521 ns) = 98.519 ns; Loc. = LAB_X35_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|StageOut[211]~591'
|
||
Info: 239: + IC(0.475 ns) + CELL(0.517 ns) = 99.511 ns; Loc. = LAB_X35_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_31_result_int[2]~1'
|
||
Info: 240: + IC(0.000 ns) + CELL(0.080 ns) = 99.591 ns; Loc. = LAB_X35_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_31_result_int[3]~3'
|
||
Info: 241: + IC(0.000 ns) + CELL(0.080 ns) = 99.671 ns; Loc. = LAB_X35_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_31_result_int[4]~5'
|
||
Info: 242: + IC(0.000 ns) + CELL(0.080 ns) = 99.751 ns; Loc. = LAB_X35_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_31_result_int[5]~7'
|
||
Info: 243: + IC(0.000 ns) + CELL(0.080 ns) = 99.831 ns; Loc. = LAB_X35_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_31_result_int[6]~9'
|
||
Info: 244: + IC(0.000 ns) + CELL(0.458 ns) = 100.289 ns; Loc. = LAB_X35_Y16; Fanout = 3; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|alt_u_div_m2f:divider|add_sub_31_result_int[7]~10'
|
||
Info: 245: + IC(1.017 ns) + CELL(0.545 ns) = 101.851 ns; Loc. = LAB_X31_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|op_1~0'
|
||
Info: 246: + IC(0.673 ns) + CELL(0.545 ns) = 103.069 ns; Loc. = LAB_X35_Y16; Fanout = 19; COMB Node = 'Arkanoid:inst|lpm_divide:Div0|lpm_divide_8so:auto_generated|abs_divider_lbg:divider|quotient[0]~4'
|
||
Info: 247: + IC(0.498 ns) + CELL(0.178 ns) = 103.745 ns; Loc. = LAB_X35_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|Mux0~15'
|
||
Info: 248: + IC(0.498 ns) + CELL(0.178 ns) = 104.421 ns; Loc. = LAB_X35_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|Mux0~16'
|
||
Info: 249: + IC(1.058 ns) + CELL(0.178 ns) = 105.657 ns; Loc. = LAB_X30_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|Mux0~17'
|
||
Info: 250: + IC(0.354 ns) + CELL(0.322 ns) = 106.333 ns; Loc. = LAB_X30_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|Mux0~18'
|
||
Info: 251: + IC(0.498 ns) + CELL(0.178 ns) = 107.009 ns; Loc. = LAB_X30_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|Mux0~19'
|
||
Info: 252: + IC(0.354 ns) + CELL(0.319 ns) = 107.682 ns; Loc. = LAB_X30_Y16; Fanout = 1; COMB Node = 'Arkanoid:inst|Mux0~22'
|
||
Info: 253: + IC(1.249 ns) + CELL(0.322 ns) = 109.253 ns; Loc. = LAB_X27_Y18; Fanout = 4; COMB Node = 'Arkanoid:inst|Mux3~3'
|
||
Info: 254: + IC(0.354 ns) + CELL(0.322 ns) = 109.929 ns; Loc. = LAB_X27_Y18; Fanout = 2; COMB Node = 'Arkanoid:inst|blue_~1'
|
||
Info: 255: + IC(0.705 ns) + CELL(0.096 ns) = 110.730 ns; Loc. = LAB_X26_Y18; Fanout = 1; REG Node = 'Arkanoid:inst|blue_[0]'
|
||
Info: Total cell delay = 56.585 ns ( 51.10 % )
|
||
Info: Total interconnect delay = 54.145 ns ( 48.90 % )
|
||
Info: Fitter routing operations beginning
|
||
Info: Average interconnect usage is 2% of the available device resources
|
||
Info: Peak interconnect usage is 9% of the available device resources in the region that extends from location X25_Y14 to location X37_Y27
|
||
Info: Fitter routing operations ending: elapsed time is 00:00:02
|
||
Info: The Fitter performed an Auto Fit compilation. Optimizations were skipped to reduce compilation time.
|
||
Info: Optimizations that may affect the design's routability were skipped
|
||
Info: Optimizations that may affect the design's timing were skipped
|
||
Info: Started post-fitting delay annotation
|
||
Warning: Found 50 output pins without output pin load capacitance assignment
|
||
Info: Pin "h_sync" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "v_sync" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "blue[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "blue[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "blue[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "blue[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "green[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "green[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "green[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "green[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led1[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led1[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led1[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led1[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led1[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led1[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led1[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led2[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led2[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led2[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led2[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led2[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led2[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led2[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led3[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led3[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led3[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led3[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led3[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led3[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led3[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led4[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led4[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led4[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led4[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led4[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led4[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "led4[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "red[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "red[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "red[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Pin "red[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
|
||
Info: Delay annotation completed successfully
|
||
Warning: The Reserve All Unused Pins setting has not been specified, and will default to 'As output driving ground'.
|
||
Info: Generated suppressed messages file C:/Users/ProGOLD/Desktop/<2F><><EFBFBD><EFBFBD><EFBFBD><EFBFBD><EFBFBD>/Altera DE1/Arkanoid/myArkanoid.fit.smsg
|
||
Info: Quartus II Fitter was successful. 0 errors, 2 warnings
|
||
Info: Peak virtual memory: 237 megabytes
|
||
Info: Processing ended: Mon May 21 19:54:33 2012
|
||
Info: Elapsed time: 00:00:12
|
||
Info: Total CPU time (on all processors): 00:00:14
|
||
|
||
|
||
+----------------------------+
|
||
; Fitter Suppressed Messages ;
|
||
+----------------------------+
|
||
The suppressed messages can be found in C:/Users/ProGOLD/Desktop/<2F><><EFBFBD><EFBFBD><EFBFBD><EFBFBD><EFBFBD>/Altera DE1/Arkanoid/myArkanoid.fit.smsg.
|
||
|
||
|